6.6KW 双向DAB CLLC变换器资料,包括原理图PCB,DSP源码,仿真模型,计算资料,测试报告,用于双有源桥CLLC设计参考,资料绝对真实,速拍速回,看到秒回,电子资料谢绝退货,谢谢
最近在折腾双向DAB CLLC项目的老铁们注意了,今天给大家拆一套刚拿到的实战资料包。这个6.6kW的双有源桥方案实测效率最高干到了97.2%,原厂测试报告里的LLC波形比我之前做的漂亮太多了。
硬件部分看到个骚操作:PCB布局里高频变压器和MOS管中间加了铜箔屏蔽层。原理图上HV侧的谐振电容并联了TVS阵列(见原理图Sheet3),这招实测能扛住1.5倍过载时的电压尖峰。给个关键参数表感受下:
// 谐振参数计算核心代码片段 float Lr = 35e-6; // 谐振电感 float Cr = 220e-9; // 谐振电容 float fr = 1/(2*PI*sqrt(Lr*Cr)); // 谐振频率计算这段DSP源码里的频率计算模块要注意,原厂工程师把死区时间补偿做在中断服务函数里了。看他们的移相角调节函数,用了查表法结合实时修正:
// 移相角生成函数 void PhaseShift_Update(float V_diff) { static const uint16_t phase_table[] = {50, 120, 180, 240}; uint8_t index = (V_diff > 100) ? 1 : 0; EPWM_setPhaseShift(EPWM1_BASE, phase_table[index] + PID_Offset); }仿真模型里有个坑要注意:PLECS里默认的磁芯模型参数和实际TDK磁材对不上,得手动改下饱和曲线参数。测试报告里的效率曲线显示,在400V-800V宽范围输入时,满载效率还能保持在95%以上,这波操作确实稳。
最后说下资料包里最值钱的——原厂调试日志。里面记录了18次炸机经历,第7次炸机是因为死区时间没跟着频率自适应调整,第15次炸机居然是辅助电源的Y电容惹的祸。这些血泪史比教科书实在多了,建议直接打印贴实验室墙上当护身符。
(注:全套资料含Altium原版PCB、CCS工程文件、Mathcad计算书及实测波形视频,需要的老铁自行某宝搜"DAB CLLC 6.6kW",店家叫电力电子老司机)